当前位置: X题卡 > 所有题目 > 题目详情

Pentium微处理器在突发式存储器读周期期间,W/R和Cache信号分别为

查看本题答案

你可能感兴趣的试题

非流水线式存储器读写机器周期至少需要包含2个时钟周期  每一个读写机器周期在第一个时钟周期将存储器地址发送到地址总线上  突发式存储器读写机器周期需要5个时钟周期  若存储器读写速度较慢,突发式存储器读写机器周期可以在第一个时钟周期之后插入若干等待周期  
高电平和高电平  高电平和低电平  低电平和高电平  低电平和低电平  
信号变为高电平  发送存储器地址  读操作码  读操作数  
W/R信号变为高电平  发送存储器地址  读操作码  读操作数  
CPU通过总线接口部件完成一次存储器读/写I/0所需要的时间称为总线周期  Pentium微处器执行流水线式总线周期时,下一个总线周期使用的地址在前一个总线周期传送数据时提供  Pentium微处器的基本总线周期需要2个或2个以上的总线时钟周期  Pentium 微处理器的突发式读总线周期由2-1-1-1个时钟周期组成, 共传递5个64位数据  
高电平和高电平  高电平和低电平  低电平和高电平  低电平和低电平  
W/R信号变为高电平  发送存储器地址  读操作码  读操作数  
Pentium微处理器的段存储器有16位  Pentium微处理器的段存储器有32位  Pentium微处理器的段存储器有48位  Pentium微处理器的段存储器有64位  
CPU 通过总线接口部件完成一次存储器读/写或I/O 所需要的时间称为总线周期  Pentium 微处理器执行流水式总线周期时,下一个总线周期使用的地址在前一个总线周期传送数据时提供  Pentium 微处理器的基本总线周期需要2 个或2 个以上的总线时钟周期  Pentium 微处理器的突发式读总线周期由2-1-1-1 个时钟周期组成,共传递5 个64 位数据  
W/R信号变为高电平  发送存储器地址  读操作码  读操作数  

热门试题

更多