当前位置: X题卡 > 所有题目 > 题目详情

Pentium微处理器在突发式存储器读周期期间,W/R和CACHE信号分别为______。

查看本题答案

你可能感兴趣的试题

W/R信号变为高电平  发送存储器地址  读操作码  读操作数  
高电平和高电平  高电平和低电平  低电平和高电子  低电平和低电平  
W/R信号变为高电平  发送存储器地址  读操作码  读操作数  
高电平和高电平  高电平和低电平  低电平和高电平  低电平和低电平  
W/R信号变为高电平  发送存储器地址  读操作码  读操作数  
CPU 通过总线接口部件完成一次存储器读/写或I/O 所需要的时间称为总线周期  Pentium 微处理器执行流水式总线周期时,下一个总线周期使用的地址在前一个总线周期传送数据时提供  Pentium 微处理器的基本总线周期需要2 个或2 个以上的总线时钟周期  Pentium 微处理器的突发式读总线周期由2-1-1-1 个时钟周期组成,共传递5 个64 位数据  
W/R信号变为高电平  发送存储器地址  读操作码  读操作数  

热门试题

更多