在EDA工具中能将硬件描述语言转换为硬件电路的重要工具软件称为
时间:2017-06-23
题型:最佳选择题
在一个VHDL设计中idata是一个信号数据类型为integer数据范围0to127下面哪个赋值语句是正确的
MAX+PLUSII的设计文件不能直接保存在
在VHDL中PROCESS结构内部是由语句组成的
下列关于变量的说法正确的是
在元件例化语句中用符号实现名称映射将例化元件端口声明语句中的信号与PORTMAP中的信号名关联起来
下列关于CASE语句的说法不正确的是
如果a=1b=1则逻辑表达式aXORbORNOTbANDa的值是
对于信号和变量的说法哪一个是不正确的
如果a=1b=0则逻辑表达式aANDbORNOTbANDa的值是
在VHDL的FOR_LOOP语句中的循环变量是一个临时变量属于LOOP语句的局部量事先声明
下面数据中属于实数的是
在VHDL中一个设计实体可以拥有一个或多个
时序仿真是在设计输入完成之后选择具体器件并完成布局布线之后进行的时序关系仿真因此又称为功能
题型:填空题
以EDA方式设计实现的电路设计文件最终可以编程下到和芯片中完成硬件设计和验证
描述项目具有逻辑功能的是
VHDL运算符优先级的说法正确的是
EDA设计输入主要包括和
个项目的输入输出端口是定义在
EDA设计流程包括和四个步骤
在一个VHDL设计中Idata是一个信号数据类型为std_logic_vector试指出下面那个赋值语句是错误的
下面哪一个是VHDL中的波形编辑文件的后缀名
在VHDL中可以用语句表示检测clock下降沿
STD_LOGIG_1164中字符H定义的是
MAXPLUSII中原理图的后缀是
以下对于进程PROCESS的说法正确的是
下列语句中不属于并行语句的是
在VHDL中PROCESS本身是语句
不属于顺序语句的是
图形文件设计结束后一定要通过检查设计文件是否正确
在VHDL中语句FORIIN0TO7LOOP定义循环次数为次
可以不必声明而直接引用的数据类型是
下列标识符中是不合法的标识符
STD_LOGIG_1164中定义的高阻是字符
VHDL语言中变量定义的位置是
VHDL的数据对象包括和它们是用来存放各种类型数据的容器
下面数据中属于位矢量的是
MAXPLUSII不支持的输入方式是
变量是局部量可以写在
变量和信号的描述正确的是
在VHDL的CASE语句中条件句中的=>不是操作符号它只相当与作用
关键字ARCHITECTURE定义的是
正确给变量X赋值的语句是
下列那个流程是正确的基于EDA软件的FPGA/CPLD设计流程
EPF10K20TC144-4具有多少个管脚
在VHDL中为定义的信号赋初值应该使用符号
VHDL语言中信号定义的位置是
关于1987标准的VHDL语言中标识符描述正确的是
在VHDL中含WAIT语句的进程PROCESS的括弧中再加敏感信号否则则是非法的
一般把EDA技术的发展分为和三个阶段
在MAX+PLUSII集成环境下为图形文件产生一个元件符号的主要作用是
符合1987VHDL标准的标识符是
MAXPLUSII中编译VHDL源程序时要求
下面哪一个可以用作VHDL中的合法的实体名
在VHDL中不能将信息带出对它定义的当前设计单元
关于VHDL数据类型正确的是
EDA的中文含义是
使用STD_LOGIG_1164使用的数据类型时
VHDL中为目标变量赋值符号是
1987标准的VHDL语言对大小写是