首页
试卷库
试题库
当前位置:
X题卡
>
所有题目
>
题目详情
在一单处理机中,若有5个用户进程,在非管态的某一时刻,处于就绪状态的用户进程最多有 (36) 个,最少有 (37) 个。 36()
查看本题答案
包含此试题的试卷
中级数据库系统工程师《单项选择》真题及答案
点击查看
你可能感兴趣的试题
在某一时刻系统中既无执行态进程又无就绪态进程是否可能若可能在什么情况 下会产生
在操作系统中进程是一个具有独立功能的程序在某个数据集合上的一次①进程是一个②的概念而程序是一个③的概
在一个单处理机中若有6个用户进程在非管态的某一时刻处于就绪状态的用户进程最多有个
5
6
1
4
在单处理器系统中实现并发技术后
各进程在某一时刻并行运行,CPU与I/O设备问并行工作
各进程在某一时间段内并行运行,CPU与I/O设备间串行工作
各进程在某一时间段内并行运行,CPU与I/O设备间并行工作
各进程在某一时刻并行运行,CPU与I/O设备间串行工作
在单处理器系统中实现并发技术后
各进程在某一时刻并行运行,CPU与外设间并行工作
各进程在一个时间段内并行运行,CPU与外设间并行工作
各进程在一个时间段内并行运行,CPU与外设问串行工作
各进程在某一时刻并行运行,CPU与外设问串行工作
进程是操作系统中的一个重要概念进程是一个具有一定独立功能的程序在某个数据集合上的一次5进程是一个6的
单独操作
关联操作
运行活动
并发活动
在单处理机系统中实现并发技术后判断以下说法是否正确各进程在某一时刻并行运行CPU与外设间并行工作
进程是操作系统中的一个重要概念进程是一个具有一定独立功能的程序在某个数据集合上的一次5进程是一个6的
静态
动态
逻辑
物理
下面关于进程的叙述不正确的是 ①进程申请CPU得不到满足时其状态变为等待状态 ②在单CPU系统中任一
在一单处理机中若有5个用户进程在非管态的某一时刻处于就绪状态的用户进程最多有36个最少有37个
1
2
3
4
5
在单处理机系统中实现并发技术后
各进程在某一时刻并行运行,CPU与外设间并行工作
各进程在一个时间段内并发运行,CPU与外设间串行工作
各进程在一个时间段内并发运行,CPU与外设间并行工作
各进程在某一时刻并行运行,CPU与外设间串行工作
在一个单CPU的多道程序设计系统中若在某一时刻有N个进程同时存在那么处于 运行态等待态和就绪态进程的
进程是操作系统中的一个重要概念进程是一个具有一定独立功能的程序在某个数据集合上的一次5进程是一个6的
就绪、运行、隐蔽
停止、就绪、运行
运行、就绪、阻塞
就绪、撤销、运行
下列关于进程的叙述中正确的是
进程申请CPU得不到满足时,其状态变为等待状态
在单CPU系统中,任一时刻都有一个进程处于运行状态
优先级是进行进程调度的重要依据,一旦确定不能改变
进程获得处理机而运行是通过调度而得到的
进程是操作系统中的一个重要概念进程是一个具有一定独立功能的程序在某个数据集合上的一次5进程是一个6的
5
1
4
在一个单处理机系统中若有5个用户进程且假设当前时刻为用户态则处于就绪 状态的用户进程最多有①个最少有
在一个但处理机系统中若有4个用户进程且假定当前时刻有一个进程处于执行状态则处于就绪状态的进程最多有个
在一个具有2个处理器的操作系统中共有n个进程在不考虑进程状态过渡的情况 下阻塞进程队列中最多有___
在一个单处理机中若有6个用户进程在非管态的某一个时刻处于就绪状态的用户进程最多有______个
5
1
4
若某单处理器多进程系统中有多个就绪态进程则下列关于处理机调度的叙述中错误的是
在进程结束时能进行处理机调度
创建新进程后能进行处理机调度
在进程处于临界区时不能进行处理机调度
在系统调用完成并返回用户态时能进行处理机调度
热门试题
更多
在段页式管理的存储器中实存等分为27程序按逻辑模块分成28在多道程序环境下每道程序还需要一个29作为用户标志号每道程序都有对应的30一个逻辑地址包括29x段号s页号p和页内地址d四个部分 假设总长度为22位的逻辑地址格式分配如下21~20位x19~14位s13~11位p10~0位d若xspd均以二进制数表示其转换成的物理地址为31 29
在文件存储设备管理中有三类常用的空闲块管理方法即位图向量法空闲块链表链接法和
假设一个有3个盘片的硬盘共有4个记录面转速为7200r/min盘面有效记录区域的外直径为30cm内直径为10cm记录位密度为250位/mm磁道密度为8道/mm每磁道分16个扇区每扇区512字节则该硬盘的非格式化容量和格式化容量约为50数据传输速率约为51若一个文件超出一个磁道容量剩下的部分52 51
若二叉树的先序遍历序列为ABDECF中序遍历序列为DBEAFC则其后序遍历序列为
假设某计算机具有1MB的内存目前使用的计算机往往具有128MB以上的内存并按字节编址为了能存取该内存各地址的内容其地址寄存器至少需要二进制42位为了使4字节组成的字能从存储器中一次读出要求存放在存储器中的字边界对齐1字节的地址码应43若存储器周期为200ns且每个周期可访问4字节则该存储器带宽为44b/s假如程序员可用的存储空间为4MB则程序员所用的地址为45而真正访问内存的地址称为46 45
利用逐点插入法建立序列50724385752035456530对应的二叉排序树以后查找元素30要进行次元素间的比较
在段页式管理的存储器中实存等分为27程序按逻辑模块分成28在多道程序环境下每道程序还需要一个29作为用户标志号每道程序都有对应的30一个逻辑地址包括29x段号s页号p和页内地址d四个部分 假设总长度为22位的逻辑地址格式分配如下21~20位x19~14位s13~11位p10~0位d若xspd均以二进制数表示其转换成的物理地址为31 31
任何一个基于比较的内部排序算法若对6个元素进行排序则在最坏情况下所需的比较次数至少为
设有三个处理机AB和C它们各有一个高速缓冲存储器CACB和CC并各有一个主存储器MAMB和MC其性能如表2-5所示 表2-5性能表 CA CB CC MA MB MC 存储容量 8KB 8KB 8KB 2KB 2KB 2KB 存取周期 60ns 80ns 100ns 1μs 0.9μs 0.8μs 假定三个处理机的指令系统相同它们的指令执行时间与存储器平均存取周期成正比如果执行某个程序时所需的指令或数据在缓冲存储器中取到的概率是P=0.6那么这三个处理机按处理速度由快到慢的顺序应当是59 当P=0.75时则其顺序应当是60 当P=0.95时则其顺序应当是61 当P=62时处理机A和B的处理速度最接近 当P=63时处理机B和C的处理速度最接近 59
在多级存储系统中Cache处在CPU和主存之间解决64问题若Cache和主存的存取时间分别T1和T2Cache的命中率为H则计算机实际存取时间为65当CPU向存储器执行读操作时首先访问Cache如命中则从Cache中取出指令或数据否则从主存中取出送66当CPU向存储器执行写操作时为了使Cache内容和主存的内容保持一致若采用67法同时写入Cache和主存由于Cache容量比主存容量小当Cache已写满时但要主存信息写入Cache时就要淘汰Cache中的已有信息为了提高Cache的命中率常采用一种68替换算法 67
用于存储器的芯片有不同的类型 可随机读写且只要不断电则其中存储的信息就可一直保存称为32 可随机读写但即使在不断电的情况下其存储的信息也要定时刷新才不致丢失的称为33 所存信息由生产厂家用掩膜技术写好后就无法再改变的称为34 通过紫外线照射后可擦除所有信息然后重新写入新的信息并可多次进行的称为35 通过电信号可在数秒钟内快速删除全部信息但不能进行字节级别删除操作的称为36 35
假设某计算机系统的内存大小为256KB在某一时刻内存的使用情况表2-4a所示此时若进程顺序请求20KB10KB和5KB的存储空间系统采用算法为进程依次分配后的内存情况表2-4b所示
RAD是一种经济的磁盘冗余阵列它采用17和18以提高数据传输率RAD与主机连接较普遍使用的工业标准接口为19 19
用于存储器的芯片有不同的类型 可随机读写且只要不断电则其中存储的信息就可一直保存称为32 可随机读写但即使在不断电的情况下其存储的信息也要定时刷新才不致丢失的称为33 所存信息由生产厂家用掩膜技术写好后就无法再改变的称为34 通过紫外线照射后可擦除所有信息然后重新写入新的信息并可多次进行的称为35 通过电信号可在数秒钟内快速删除全部信息但不能进行字节级别删除操作的称为36 33
某虚拟存储器的用户编程空间共32个页面每页1KB主存为16KB假定某时刻该用户页表中已调入主存的页面的虚页号和物理页号对照表如表2-2所示 表2-2虚页号与物理页号对照表 虚页号 物理页号 0 5 1 10 2 4 8 7 则表2-3中与虚地址相对应的物理地址如表2-3所示如果主存中找不到即为页失效 表2-3虚地址与物理地址对照表 虚地址 物理地址 0A5CH 21 1A5CH 22 这里H表示十六进制 21
假设某计算机具有1MB的内存目前使用的计算机往往具有128MB以上的内存并按字节编址为了能存取该内存各地址的内容其地址寄存器至少需要二进制42位为了使4字节组成的字能从存储器中一次读出要求存放在存储器中的字边界对齐1字节的地址码应43若存储器周期为200ns且每个周期可访问4字节则该存储器带宽为44b/s假如程序员可用的存储空间为4MB则程序员所用的地址为45而真正访问内存的地址称为46 43
从提供的答案中选择与下列叙述相符合的答案 54支持多道程序设计算法简单但存储器碎片多 55能消除碎片但用于存储器紧缩处理的时间长 56克服了碎片多和紧缩处理时间长的缺点支持多道程序设计但不支持虚拟存储 57支持虚拟存储但不能以自然的方式提供存储器的共享和存取保护机制 58允许动态链接和装入能消除碎片支持虚拟存储 57
若一个具有n个结点k条边的非连通无向图是一个森林n>k则该森林中必有棵树
一般来说Cache的功能69某32位计算机的Cache容量为16KBCache块的大小为16B若主存与Cache的地址映射采用直接映射方式则主存地址为1234E8F8十六进制的单元装入的Cache地址为70 69
虚存页面调度算法有多种调度算法不是页面调度算法
虚拟存储器的作用是允许37它通常使用38作为一个主要组成部分对它的调度方法与39基本相似即把要经常访问的数据驻留在高速存储器中因为使用虚拟存储器指令执行时40在虚拟存储系统中常使用相联存储器进行管理它是41寻址的 37
在多级存储系统中Cache处在CPU和主存之间解决64问题若Cache和主存的存取时间分别T1和T2Cache的命中率为H则计算机实际存取时间为65当CPU向存储器执行读操作时首先访问Cache如命中则从Cache中取出指令或数据否则从主存中取出送66当CPU向存储器执行写操作时为了使Cache内容和主存的内容保持一致若采用67法同时写入Cache和主存由于Cache容量比主存容量小当Cache已写满时但要主存信息写入Cache时就要淘汰Cache中的已有信息为了提高Cache的命中率常采用一种68替换算法 65
从提供的答案中选择与下列叙述相符合的答案 54支持多道程序设计算法简单但存储器碎片多 55能消除碎片但用于存储器紧缩处理的时间长 56克服了碎片多和紧缩处理时间长的缺点支持多道程序设计但不支持虚拟存储 57支持虚拟存储但不能以自然的方式提供存储器的共享和存取保护机制 58允许动态链接和装入能消除碎片支持虚拟存储 55
虚拟存储器的作用是允许37它通常使用38作为一个主要组成部分对它的调度方法与39基本相似即把要经常访问的数据驻留在高速存储器中因为使用虚拟存储器指令执行时40在虚拟存储系统中常使用相联存储器进行管理它是41寻址的 41
虚拟存储器的作用是允许37它通常使用38作为一个主要组成部分对它的调度方法与39基本相似即把要经常访问的数据驻留在高速存储器中因为使用虚拟存储器指令执行时40在虚拟存储系统中常使用相联存储器进行管理它是41寻址的 39
设有三个处理机AB和C它们各有一个高速缓冲存储器CACB和CC并各有一个主存储器MAMB和MC其性能如表2-5所示 表2-5性能表 CA CB CC MA MB MC 存储容量 8KB 8KB 8KB 2KB 2KB 2KB 存取周期 60ns 80ns 100ns 1μs 0.9μs 0.8μs 假定三个处理机的指令系统相同它们的指令执行时间与存储器平均存取周期成正比如果执行某个程序时所需的指令或数据在缓冲存储器中取到的概率是P=0.6那么这三个处理机按处理速度由快到慢的顺序应当是59 当P=0.75时则其顺序应当是60 当P=0.95时则其顺序应当是61 当P=62时处理机A和B的处理速度最接近 当P=63时处理机B和C的处理速度最接近 61
在段页式管理的存储器中实存等分为27程序按逻辑模块分成28在多道程序环境下每道程序还需要一个29作为用户标志号每道程序都有对应的30一个逻辑地址包括29x段号s页号p和页内地址d四个部分 假设总长度为22位的逻辑地址格式分配如下21~20位x19~14位s13~11位p10~0位d若xspd均以二进制数表示其转换成的物理地址为31 27
一个虚拟存储系统由容量C1=8MB的主存和容量C2=800MB的辅存两级存储器所构成主存每位平均代价p1=10个单位成本辅存每位平均代价p2=1个单位成本相对于CPU而言从主存读出时间为tA1=500ns从辅存读出时间为tA2=5ms为了测定是否达到高存取速率和低的位成本等可以统计一组Benchmark程序获得访问主存次数N1=8×109访问辅存次数N2=16×106那么本虚存系统的两级存储器的读出时间比γ=23每位平均代价ρ=24单位成本命中率H=25平均读出时间tA=26μs 25
设有三个处理机AB和C它们各有一个高速缓冲存储器CACB和CC并各有一个主存储器MAMB和MC其性能如表2-5所示 表2-5性能表 CA CB CC MA MB MC 存储容量 8KB 8KB 8KB 2KB 2KB 2KB 存取周期 60ns 80ns 100ns 1μs 0.9μs 0.8μs 假定三个处理机的指令系统相同它们的指令执行时间与存储器平均存取周期成正比如果执行某个程序时所需的指令或数据在缓冲存储器中取到的概率是P=0.6那么这三个处理机按处理速度由快到慢的顺序应当是59 当P=0.75时则其顺序应当是60 当P=0.95时则其顺序应当是61 当P=62时处理机A和B的处理速度最接近 当P=63时处理机B和C的处理速度最接近 63
一个虚拟存储系统由容量C1=8MB的主存和容量C2=800MB的辅存两级存储器所构成主存每位平均代价p1=10个单位成本辅存每位平均代价p2=1个单位成本相对于CPU而言从主存读出时间为tA1=500ns从辅存读出时间为tA2=5ms为了测定是否达到高存取速率和低的位成本等可以统计一组Benchmark程序获得访问主存次数N1=8×109访问辅存次数N2=16×106那么本虚存系统的两级存储器的读出时间比γ=23每位平均代价ρ=24单位成本命中率H=25平均读出时间tA=26μs 23
热门题库
更多
初级信息处理技术员
中级数据库系统工程师
中级多媒体应用设计师
高级系统分析师
高级网络规划设计师
高级系统架构师
中级信息系统监理师
初级通信工程师
中级通信工程师
通信新技术、新业务知识
无线通信专业技术
移动通信专业技术
有线传输专业技术
电话交换专业技术
电信网络专业技术
计算机通信专业技术