首页
试卷库
试题库
当前位置:
X题卡
>
所有题目
>
题目详情
下列各条中,不属于微程序结构设计所追求的目标的是( )。
查看本题答案
包含此试题的试卷
国家统考科目《单项选择》真题及答案
点击查看
你可能感兴趣的试题
在实际的计算机网络组建过程中一般首先应该做什么
网络拓扑结构设计
设备选型
应用程序结构设计
网络协议选型
下列不属于数据库设计的任务Ⅰ.数据库物理结构设计Ⅱ.数据库逻辑结构设计Ⅲ.数据库概念结构设计Ⅳ.数据
仅Ⅰ和Ⅱ
仅Ⅱ和Ⅲ
仅Ⅲ和Ⅳ
仅Ⅳ和∨
下列哪些条不属于数据库设计的任务 Ⅰ数据库物理结构设计 Ⅱ.数据库逻辑结构设计 Ⅲ.数据库概念结构
仅Ⅰ和Ⅱ
仅Ⅱ和Ⅲ
仅Ⅲ和Ⅳ
仅Ⅳ和Ⅴ
下列哪些条不属于数据库设计的任务 Ⅰ.数据库物理结构设计Ⅱ.数据库逻辑结构设计 Ⅲ.数据库概念结
仅Ⅰ和Ⅱ
仅Ⅱ和Ⅲ
仅Ⅲ和Ⅳ
仅Ⅳ和Ⅴ
下列不属于薪酬管理的主要内容是
确定薪酬管理目标
选择薪酬政策
制订薪酬支配
薪酬结构设计
下列哪些条目不属于数据库设计的任务 Ⅰ.数据库管理系统设计Ⅱ.数据库逻辑结构设计 Ⅲ.数据库概念结
仅Ⅰ、Ⅲ和Ⅴ
仅Ⅱ、Ⅳ和Ⅴ
仅Ⅰ和Ⅳ
仅Ⅳ和Ⅴ
下列内容不属于系统设计阶段
总体设计
系统模块结构设计
程序设计
详细设计
软件架构设计的主要目标是确保体系架构能够为设计人员和实现人员所承担的工作提供可靠的框架以下活动中不属
架构需求评审
映射已标识的构件
分析构件之间的相互作用
选择体系结构风格
下列选项中不属于详细设计的是
模块结构设计
代码设计
数据库设计
人机界面设计
在实际的计算机网络组建过程中一般首先应该做
网络拓扑结构设计
设备选型
应用程序结构设计
网络协议选型
下列不属于内部设计的是______
数据设计
逻辑设计
界面设计
结构设计
热门试题
更多
某一SRAM芯片其容量为1024×8位除电源和接地端外该芯片引脚的最小数目为
下列不同进位计数制的数中最大的数是
在加法器寄存器的基础上增加部分控制电路实现乘除法时用B寄存器存放这两个操作数的共同特点是在乘除运算过程中保持不变
XY为定点二进制数其格式为1位符号位n位数值位若采用Booth补码一位乘法实现乘法运算则最多需要次加法运算
两个浮点数相加一个数的阶码值为7另一个数的阶码值为9则需要将阶码值较小的浮点数的小数点
一个8位二进制整数若采用补码表示且由4个1和4个O组成则最小值为
在尾数采用补码的浮点数运算中出现情况应该进行规格化处理
下列说法正确的是
动态存储器DRAM的刷新原则是
设X=27×29/32Y=25×5/8阶码为3位尾数为5位均不包含符号数用变形补码计算X+Y要求按照计算机中浮点数的运算方法写出详细运算步骤
在程序的执行过程中Cache与主存的地址映像是由
下述关于存储器的描述中正确的是
已知X=0.0010011Y=-0.01101101写出X和Y的浮点数格式阶码用原码尾数用补码位数自选2用浮点数运算方法计算X+YX-Y要求写出计算过程
浮点数加减运算过程一般包括对阶尾数运算规格化舍入和判溢出等步骤设浮点数的阶码和尾数均采用补码表示且位数分别为5位和7位均含2位符号位若有两个数X=27×29/32Y=25×5/8则用浮点加法计算X+Y的最终结果是
某虚拟存储器系统采用页式内存管理使用LRu页面替换算法考虑下面的页面访问地址流每次访问在一个时间单位中完成18178272183821317137假定内存容量为4个页面开始时是空的则页面失效率是
用补码双符号位表示的定点小数下述哪种情况属于负溢出
设有浮点数x=25×+9/16y=23×-13/16阶码用4位含1位符号位补码表示尾数用5位含1位符号位补码表示求真值x/y=要求写出完整的浮点运算步骤并要求直接用补码加减交替法完成尾数除法运算
IEEE754标准的浮点数对尾数编码采用的是
以下说法错误的是
一主机的cache容量是256块采用直接映像方式主存中的第i块将会映像到Cache的第块
下图给出了一补码加法器图中A0B0分别为两个操作数的符号位A1B1分别为操作数的最高有效数字位要求1增加能实现减法运算的逻辑电路并说明加减法是如何被控制实现的2在给定电路的基础上增加以变形补码进行运算具有溢出检测功能的逻辑电路
相联存储器的访问方式是
CPU可随机访问的存储器是
定点数运算发生溢出时应该
用n+1位字长含1位符号位表示原码定点整数时所能表示的数值范围是用n+1位字长含1位符号位表示原码定点小数时所能表示的数值范围是
若动态RAM每毫秒必须刷新1.0次每次刷新需100ns一个存储周期需要200ns则刷新占存储器总操作时间的百分比是
浮点数的格式为10位字长阶码4位基为2当阶码和尾数均用原码表示且为规格化形式采用隐藏位下面浮点数表示0.4
ROM与RAM的主要区别是
利用BCLA加法器和CLA电路设计20位加法器要求1构建20位单级先行进位加法器①使用5个四位的BCLA加法器②使用4个五位的BCLA加法器分别画出连接简图请特别标明进位信号比较这两种方法得到的最长进位延迟时间有无区别2构建20位二级先行进位加法器①使用5个四位的BCLA加法器和1个五位的CLA电路②使用4个五位的BcLA加法器和1个四位的CLA电路分别画出连接简图请特别标明进位信号比较这两种方法得到的最长进位延迟时间有无区别
设在数据传送中采用偶校验若接收到代码为10111011则表明传送中
热门题库
更多
国家统考科目
香港法概论
反间谍法
__学
合同法
证据学
民事诉讼法学
民法学
刑法学
消费者权益保护法
法理学
竞争法
国际公法
国际经济法
农村政策法规
行政法与行政诉讼法