当前位置: X题卡 > 所有题目 > 题目详情

80386有4个总线周期定义信号分别为W/R、D/C、M/IO和LOCK,其中前3个是主要的总线周期定义信号,在I/O写周期,各总线周期定义信号为( )。

查看本题答案

你可能感兴趣的试题

Ⅰ~Ⅳ分别为DREQ、DACK、HRQ、HLDA  Ⅰ~Ⅳ分别为DREQ、HLDA、DACK、HRQ  Ⅰ~Ⅳ分别为HRQ、DREQ、DACK、HLDA  Ⅰ~Ⅳ分别为DREQ、HRQ、HLDA、DACK  
W/R=L低电平,D/C=H高电平,M/IO=H高电平  W/R=L低电平,D/C=H高电平,M/IO=L低电平  W/R=H高电平,D/C=L低电平,M/IO=H高电平  W/R=L低电平,D/C=L低电平,M/IO=H高电平  
两个周期信号x(t),y(t)的和x(t)+y(t)一定是周期信号  两个周期信号x(t),y(t)的周期分别为2和,则其和信号x(t)+y(t)是周期信号  两个周期信号x(t),y(t)的周期分别为2和,其和信号x(t)+y(t)是周期信号  两个周期信号x(t),y(t)的周期分别为2和3,其和信号x(t)+y(t)是周期信号  
W/R=H低电平,D/C=H高电平,M/IO=H高电平  W/R=L低电平,D/C=H高电平,M/IO=L低电平  W/R=H高电平,D/C=H低电平,M/IO=L高电平  W/R=H低电平,D/C=L低电平,M/IO=H高电平  
Ⅰ~Ⅳ分别为DREQ、DACK、HRQ、HLDA  Ⅰ~Ⅳ分别为DREQ、HLDA、DACK、HRQ  Ⅰ~Ⅳ分别为HRQ、DREQ、DACK、HLDA  Ⅰ~Ⅳ分别为DREQ、HRQ、HLDA、DACK  
Ⅰ~Ⅳ分别为DREQ、DACK、HRQ、HLDA  Ⅰ~Ⅳ分别为DREQ、HLDA、DACK、HRQ  Ⅰ~Ⅳ分别为HRQ、DREQ、DACK、HLDA  Ⅰ~Ⅳ分别为DREQ、HRQ、HLDA、DACK  
16,16  16,32  32,32  32,16  
W/R=L低电平,D/C=H高电平,M/IO=H高电平  W/R=L低电平,D/C=H高电平,M/IO=L低电平  W/R=H高电平,D/C=L低电平,M/IO=H高电平  W/R=L低电平,D/C=L低电平,M/IO=H高电平  
W/R=L低电平,D/C=H高电平,M/IO=H高电平  W/R=L低电平,D/C=H高电平,M/IO=L低电平  W/R=H高电平,D/C=L低电平,M/IO=H高电平  W/R=L低电平,D/C=L低电平,M/IO=H高电平  

热门试题

更多