你可能感兴趣的试题
在体系结构上,Cache 存储器位于主存与CPU 之间 Cache 存储器存储的内容是主存部分内容的拷贝 使用Cache 存储器并不能扩大主存的容量 Cache 的命中率只与其容量相关
从Pentium 微处理器开始已经将其内部的L1 Cache 分离为指令Cache 和数据Cache Pentium Ⅱ的L2 Cache 不在微处理器芯片内部 Pentium 4微处理器的L1 Cache 和L2 Cache 均集成在处理器芯片内 目前市场上销售的赛扬(Celero微处理器价格较低,因为芯片内部没有集成Cache
Cache 存储器是内存中的一个特定区域 Cache 存储器的存取速度介于内存和磁盘之间 Cache 存储器中存放的内容是内存的备份 Cache 存储器存放正在处理的部分指令和数据
Ⅱ+Ⅲ+Ⅳ Ⅰ+Ⅱ+Ⅲ Ⅰ+Ⅲ+Ⅳ Ⅰ+Ⅱ+Ⅲ+Ⅳ
在体系结构上,Cache位于主存与CPU之间 Cache存储的内容是主存部分内容的复制副本 使用Cache并不能扩大主存的容量 Cache的命中率只与其容量相关
L1 Cache与CPU制作在同一个芯片上 L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率 CPU访问Cache时,若“命中”,则不需插入等待状态 Cache是CPU和DRAM主存之间的高速缓冲存储器
高速缓冲存储器简称Cache Cache处于主存与CPU之间 程序访问的局部性为Cache的引入提供了理论依据 Cache的速度远比CPU的速度慢
从Pentium 微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据 CaChe PentiumⅡ的 L2 Cache不在微处理器芯片内部 Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内 目前市场上销售的赛扬(Celero微处理器价格较低,因为芯片内部没有集成 Cache
从Pentium微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据Cache Pentium Ⅱ的L2 Cache不在微处理器芯片内部 Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内 目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache
采用超标量结构 L1Cache分成指令Cache和数据Cache 浮点寄存器的位数是32位 工作模式有实模式、保护模式、虚拟8086模式和系统管理模式4种
cache存储器是内存中的一个特定区域 cache存储器的存取速度介于内存和磁盘之间 cache存储器中存放的内容是内存的备份 cache存储器存放正在处理的部分指令和数据
Cache中存放的主存储器中某一部分内容的映象 Cache能由用户直接访问 位于主板上的12Cache要比与CPU封装在一起的L1 Cache速度快 Cache存储器的功能不全由硬件实现
Cache技术利用SRAM的高速特性和DRAM的低成本特性,达到既降低成本又提高系统性能的目的 CPU访问Cache命中时,能在零等待状态下完成数据的读写,不必插入等待周期 CPU访问Cache未命中时,信息需从DRAM传送到CPU,这时需要插入等待周期 尽管L2 Cache 的工作频率越来越高,但不可能等于CPU的工作频率
Ⅱ+Ⅲ+Ⅳ Ⅰ+Ⅱ+Ⅲ Ⅰ+Ⅲ+Ⅳ Ⅰ+Ⅱ+Ⅲ+Ⅳ