首页
试卷库
试题库
当前位置:
X题卡
>
所有题目
>
题目详情
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理。ISO 9000系列标准的主导思想如下: (1)强调质量 (4) ; (2)使影响产品质量的全部因素始终处于 (5) 状态; ...
查看本题答案
包含此试题的试卷
中级网络工程师《单项选择》真题及答案
点击查看
你可能感兴趣的试题
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想强
度量
跟踪
改进
保证
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想如
能力
条件
工具
环境
ISO 9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列
度量
跟踪
改进
保证
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准强调质量管理
质量度量
质量改进
过程跟踪
过程度量
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想是
能力
条件
工具
环境
ISO 9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列
形成于软件需求
形成于软件设计
形成于软件实现
形成于生产的全过程
ISO 9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列
能力
条件
工具
环境
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想是
可观察
可控制
可度量
可跟踪
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想如
可观性
可控性
可度量
可跟踪
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准强调质量管理
质量度量
质量改进
过程跟踪
过程度量
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想如
形成于软件需求
形成于软件设计
形成于软件实现
形成于生产的全过程
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想是
度量
跟踪
改进
保证
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想强
质量控制
质量改进
过程度量
过程改进
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想是
形成于软件需求
形成于软件设计
形成于软件实现
形成于生产的全过程
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想是
度量
跟踪
改进
保证
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想是
质量度量
质量改进
过程改进
过程度量
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准强调质量管理
质量度量
质量改进
过程跟踪
过程度量
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想是
形成于软件需求
形成于软件设计
形成于软件实现
形成于生产的全过程
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想是
能力
条件
工具
环境
ISO9000系列标准和软件成熟度模型CMM都着眼于质量和过程管理ISO9000系列标准的主导思想如
质量度量
质量改进
过程改进
过程度量
热门试题
更多
现采用四级流水线结构分别完成一条指令的取指指令译码和取数运算以及送回运算结果四个基本操作每步操作时间依次为60ns100ns50ns和70ns该流水线的操作周期应为20ns若有一小段程序需要用20条基本指令完成这些指令完全适合于在流水线上执行则得到第一条指令结果需21ns完成该段程序需22ns在流水线结构的计算机中频繁执行23指令时会严重影响机器的效率当有中断请求发生时采用不精确断点法则将24
用并行处理技术可以缩短计算机的处理时间所谓并行性是指25可以采用多种措施来提高计算机系统的并行性它们可分成三类即26提供专门用途的一类并行处理机亦称阵列处理机以27方式工作它适用于28多处理机是目前较高性能计算机的基本结构它的并行任务的派生是29
若磁盘的写电流波形如图2-22所示图中波形a的记录方式是61波形b的记录方式是62
计算机执行程序所需的时间P可用P=I*CPI*T来估计其中I是程序经编译后的机器指令数CPI是执行每条指令所需的平均机器周期数T为每个机器周期的时间RISC计算机采用13来提高机器的速度它的指令系统具有14的特点指令控制部件的构建15RISC机器又通过采用16来加快处理器的数据处理速度RISC的指令集使编译优化工作
计算机执行程序所需的时间P可用P=I*CPI*T来估计其中I是程序经编译后的机器指令数CPI是执行每条指令所需的平均机器周期数T为每个机器周期的时间RISC计算机采用13来提高机器的速度它的指令系统具有14的特点指令控制部件的构建15RISC机器又通过采用16来加快处理器的数据处理速度RISC的指令集使编译优化工作
某计算机有14条指令其使用频度如表2.10所示这14条指令的指令操作码用等长码方式编码其编码的码长至少为10位若只用两种码长的扩展操作码编码则其平均码长至少为11位表2.10指令的使用频度Ⅰ1Ⅰ2Ⅰ3Ⅰ4Ⅰ5Ⅰ6Ⅰ7Ⅰ8Ⅰ9Ⅰ10Ⅰ11Ⅰ12Ⅰ13Ⅰ140.150.150.140.130.120.110.040.040.030.030.020.020.010.01
在多级存储系统中Cache处在CPU和主存之间解决55问题若Cache和主存的存取时间分别为T1和T2Cache的命中率为H则该计算机实际存取时间为56当CPU向存储器执行读操作时首先访问Cache若命中则从Cache中取出指令或数据否则从主存中取出送57当CPU向存储器执行写操作时为了使Cache的内容和主存的内容保持一致若采用58法则同时写入Cache和主存由于Cache容量比主存容量小因此当Cache满时执行把主存信息向Cache写入就要淘汰Cache中已有的信息为了提高Cache的命中率采用一种59替换算法
SCSI是一种通用的系统级标准输入/输出接口其中65标准的数据宽度16位数据传送率达20MB/s大容量的辅助存储器常采用RAID磁盘阵列RAID的工业标准共有六级其中66是镜像磁盘阵列具有最高的安全性67是无独立校验盘的奇偶校验码磁盘阵列68是采用纠错汉明码的磁盘阵列69则是既无冗余也无校验的磁盘阵列它采用了数据分块技术具有最高的I/O性能和磁盘空间利用率比较容易管理但没有容错能力
直接存储器访问DMA是一种快速传递大量数据常用的技术其工作过程大致如下1向CPU申请DMA传送2获得CPU允许后DMA控制器接管73的控制权3在DMA控制器的控制下在存储器和74之间直接进行数据传送在传送过程中不需要75的参与开始时需提供要传送数据的76和774传送结束后向CPU返回DMA操作完成信号
现采用四级流水线结构分别完成一条指令的取指指令译码和取数运算以及送回运算结果四个基本操作每步操作时间依次为60ns100ns50ns和70ns该流水线的操作周期应为20ns若有一小段程序需要用20条基本指令完成这些指令完全适合于在流水线上执行则得到第一条指令结果需21ns完成该段程序需22ns在流水线结构的计算机中频繁执行23指令时会严重影响机器的效率当有中断请求发生时采用不精确断点法则将24
用作存储器的芯片有不同的类型可随机读/写且只要不断电其中存储的信息就可一直保存的存储器称为38可随机读/写但即使在不断电的情况下其存储的信息要定时刷新才不致丢失的存储器称为39所存信息由生产厂家用掩膜技术写好后就无法再改变的存储器称为40通过紫外线照射后可擦除所有信息然后重新写入新的信息并可多次进行的存储器称为41通过电信号可在数秒钟内快速删除全部信息但不能进行字节级别删除操作的存储器称为42
容量为64块的Cache采用组相连方式映像字块大小为128个字每4块为一组若主存容量为4096块且以字编址那么主存地址应该为43位主存区号为44位
SCSI是一种通用的系统级标准输入/输出接口其中65标准的数据宽度16位数据传送率达20MB/s大容量的辅助存储器常采用RAID磁盘阵列RAID的工业标准共有六级其中66是镜像磁盘阵列具有最高的安全性67是无独立校验盘的奇偶校验码磁盘阵列68是采用纠错汉明码的磁盘阵列69则是既无冗余也无校验的磁盘阵列它采用了数据分块技术具有最高的I/O性能和磁盘空间利用率比较容易管理但没有容错能力
某CPU的主振频率为100MHz平均每个机器周期包含4个主振周期各类指令的平均机器周期数和使用频度如表2.9所示则该计算机系统的速度为平均约5兆指令/秒若某项事务处理工作所要执行的机器指令数是控制程序以访内比较与转移等其他指令为主220000条指令和业务程序以包括乘除在内的算术逻辑运算为主90000条指令且指令使用频度基本如表2.9所示则该计算机系统的事务处理能力约为6项/秒若其他条件不变仅提高主振频率至150MHz则此时该计算机速度为平均约7兆指令/秒对上述事务的处理能力约为8项/秒若主频仍为100MHz但由于采用了流水线和专用硬件等措施使各类指令的每条指令平均机器周期数都变为1.25则此时计算机的速度平均约9兆指令/秒表2.9各类指令的平均机器周期数和使用频度指令类别平均机器周期数/指令使用频度访内存2.525%一般算术逻辑运算1.2540%比较与转移等1.525%乘除155%其他55%
假设某计算机具有1MB的内存并按字节编址为了能存取该内存各地址的内容其地址寄存器至少需要二进制33位为使4字节组成的字能从存储器中一次读出要求存放在存储器中的字边界对齐一个字的地址码应34若存储周期为200ns且每个周期可访问4个字节则该存储器带宽为35b/s假如程序员可用的存储空间为4MB则程序员所用的地址为36而真正防问内存的地址称为37
SCSI是一种通用的系统级标准输入/输出接口其中65标准的数据宽度16位数据传送率达20MB/s大容量的辅助存储器常采用RAID磁盘阵列RAID的工业标准共有六级其中66是镜像磁盘阵列具有最高的安全性67是无独立校验盘的奇偶校验码磁盘阵列68是采用纠错汉明码的磁盘阵列69则是既无冗余也无校验的磁盘阵列它采用了数据分块技术具有最高的I/O性能和磁盘空间利用率比较容易管理但没有容错能力
用并行处理技术可以缩短计算机的处理时间所谓并行性是指25可以采用多种措施来提高计算机系统的并行性它们可分成三类即26提供专门用途的一类并行处理机亦称阵列处理机以27方式工作它适用于28多处理机是目前较高性能计算机的基本结构它的并行任务的派生是29
内存按字节编址地址从A4000H到CBFFFH共有31字节若用存储容量为32K×8bit的存储芯片构成该内存则至少需要32片
在多级存储系统中Cache处在CPU和主存之间解决55问题若Cache和主存的存取时间分别为T1和T2Cache的命中率为H则该计算机实际存取时间为56当CPU向存储器执行读操作时首先访问Cache若命中则从Cache中取出指令或数据否则从主存中取出送57当CPU向存储器执行写操作时为了使Cache的内容和主存的内容保持一致若采用58法则同时写入Cache和主存由于Cache容量比主存容量小因此当Cache满时执行把主存信息向Cache写入就要淘汰Cache中已有的信息为了提高Cache的命中率采用一种59替换算法
某CPU的主振频率为100MHz平均每个机器周期包含4个主振周期各类指令的平均机器周期数和使用频度如表2.9所示则该计算机系统的速度为平均约5兆指令/秒若某项事务处理工作所要执行的机器指令数是控制程序以访内比较与转移等其他指令为主220000条指令和业务程序以包括乘除在内的算术逻辑运算为主90000条指令且指令使用频度基本如表2.9所示则该计算机系统的事务处理能力约为6项/秒若其他条件不变仅提高主振频率至150MHz则此时该计算机速度为平均约7兆指令/秒对上述事务的处理能力约为8项/秒若主频仍为100MHz但由于采用了流水线和专用硬件等措施使各类指令的每条指令平均机器周期数都变为1.25则此时计算机的速度平均约9兆指令/秒表2.9各类指令的平均机器周期数和使用频度指令类别平均机器周期数/指令使用频度访内存2.525%一般算术逻辑运算1.2540%比较与转移等1.525%乘除155%其他55%
用作存储器的芯片有不同的类型可随机读/写且只要不断电其中存储的信息就可一直保存的存储器称为38可随机读/写但即使在不断电的情况下其存储的信息要定时刷新才不致丢失的存储器称为39所存信息由生产厂家用掩膜技术写好后就无法再改变的存储器称为40通过紫外线照射后可擦除所有信息然后重新写入新的信息并可多次进行的存储器称为41通过电信号可在数秒钟内快速删除全部信息但不能进行字节级别删除操作的存储器称为42
设有三个指令系统相同的处理机XY和乙它们都有4KB的高速缓冲存储器和32MB的内存但是其存取周期都不一样如表2.11所示TIC和TIM分别表示I处理机Cahce存取周期和主存存取周期表2.11处理机的存取周期TIC/nxTIM/msX401Y1000.9Z1200.8若某段程序所需指令或数据在Cache中取到的概率为P=0.5则处理机X的存储器平均存取周期为50ms假定指令执行时间与存储器的平均存取周期成正比此时三个处理机执行该段程序由快到慢的顺序为51若P=0.65则顺序为52若P=0.8则顺序为53若P=0.85则顺序为54
直接存储器访问DMA是一种快速传递大量数据常用的技术其工作过程大致如下1向CPU申请DMA传送2获得CPU允许后DMA控制器接管73的控制权3在DMA控制器的控制下在存储器和74之间直接进行数据传送在传送过程中不需要75的参与开始时需提供要传送数据的76和774传送结束后向CPU返回DMA操作完成信号
硬磁盘存储器的道存储密度是指63而不同磁道上的位密度是64
设有三个指令系统相同的处理机XY和乙它们都有4KB的高速缓冲存储器和32MB的内存但是其存取周期都不一样如表2.11所示TIC和TIM分别表示I处理机Cahce存取周期和主存存取周期表2.11处理机的存取周期TIC/nxTIM/msX401Y1000.9Z1200.8若某段程序所需指令或数据在Cache中取到的概率为P=0.5则处理机X的存储器平均存取周期为50ms假定指令执行时间与存储器的平均存取周期成正比此时三个处理机执行该段程序由快到慢的顺序为51若P=0.65则顺序为52若P=0.8则顺序为53若P=0.85则顺序为54
某CPU的主振频率为100MHz平均每个机器周期包含4个主振周期各类指令的平均机器周期数和使用频度如表2.9所示则该计算机系统的速度为平均约5兆指令/秒若某项事务处理工作所要执行的机器指令数是控制程序以访内比较与转移等其他指令为主220000条指令和业务程序以包括乘除在内的算术逻辑运算为主90000条指令且指令使用频度基本如表2.9所示则该计算机系统的事务处理能力约为6项/秒若其他条件不变仅提高主振频率至150MHz则此时该计算机速度为平均约7兆指令/秒对上述事务的处理能力约为8项/秒若主频仍为100MHz但由于采用了流水线和专用硬件等措施使各类指令的每条指令平均机器周期数都变为1.25则此时计算机的速度平均约9兆指令/秒表2.9各类指令的平均机器周期数和使用频度指令类别平均机器周期数/指令使用频度访内存2.525%一般算术逻辑运算1.2540%比较与转移等1.525%乘除155%其他55%
设有三个指令系统相同的处理机XY和乙它们都有4KB的高速缓冲存储器和32MB的内存但是其存取周期都不一样如表2.11所示TIC和TIM分别表示I处理机Cahce存取周期和主存存取周期表2.11处理机的存取周期TIC/nxTIM/msX401Y1000.9Z1200.8若某段程序所需指令或数据在Cache中取到的概率为P=0.5则处理机X的存储器平均存取周期为50ms假定指令执行时间与存储器的平均存取周期成正比此时三个处理机执行该段程序由快到慢的顺序为51若P=0.65则顺序为52若P=0.8则顺序为53若P=0.85则顺序为54
用作存储器的芯片有不同的类型可随机读/写且只要不断电其中存储的信息就可一直保存的存储器称为38可随机读/写但即使在不断电的情况下其存储的信息要定时刷新才不致丢失的存储器称为39所存信息由生产厂家用掩膜技术写好后就无法再改变的存储器称为40通过紫外线照射后可擦除所有信息然后重新写入新的信息并可多次进行的存储器称为41通过电信号可在数秒钟内快速删除全部信息但不能进行字节级别删除操作的存储器称为42
现采用四级流水线结构分别完成一条指令的取指指令译码和取数运算以及送回运算结果四个基本操作每步操作时间依次为60ns100ns50ns和70ns该流水线的操作周期应为20ns若有一小段程序需要用20条基本指令完成这些指令完全适合于在流水线上执行则得到第一条指令结果需21ns完成该段程序需22ns在流水线结构的计算机中频繁执行23指令时会严重影响机器的效率当有中断请求发生时采用不精确断点法则将24
一般来说Cache的功能46某32位计算机的Cache容量为16KBCache块的大小为16B若主存与Cache的地址映射采用直接映射方式则主存地址为1234E8F8十六进制的单元装入的Cache地址为47在下列Cache.替换算法中平均命中率最高的是48
热门题库
更多
职称计算机考试
高级信息系统项目管理师
中级系统集成项目管理工程师
中级网络工程师
中级信息系统管理工程师
初级程序员
中级软件设计师
初级网络管理员
初级信息处理技术员
中级数据库系统工程师
中级多媒体应用设计师
高级系统分析师
高级网络规划设计师
高级系统架构师
中级信息系统监理师
初级通信工程师